20年專(zhuān)注PCB研發(fā)制造
掃描二維碼咨詢(xún)客服
關(guān)注小微科技官方微信
實(shí)時(shí)查看最新訂單進(jìn)度
聯(lián)系我們:
工作時(shí)間:
今天看了個(gè)視頻,講阻抗匹配的,用的是負(fù)載RL在等于信號(hào)源內(nèi)阻Rg時(shí),輸出出功率最大的理論。平時(shí)畫(huà)PCB時(shí)做阻抗匹配都是把連接導(dǎo)線做到50Ω、90Ω、100Ω,那阻抗匹配不應(yīng)該是負(fù)載的阻抗和電源內(nèi)阻的阻抗去匹配嗎?為啥要控制導(dǎo)線的阻抗?
視頻中提到的“負(fù)載等于內(nèi)阻獲得最大功率”是基于低頻集總參數(shù)電路模型的理論,此時(shí)導(dǎo)線被視為理想連接;而在PCB高速設(shè)計(jì)中,信號(hào)頻率提高使得波長(zhǎng)縮短至與導(dǎo)線長(zhǎng)度相當(dāng),電路特性轉(zhuǎn)變?yōu)榉植紖?shù)系統(tǒng),導(dǎo)線成為具有特定特征阻抗(如50Ω)的傳輸線。因此,PCB設(shè)計(jì)中控制走線阻抗(即特征阻抗),是為了確保傳輸線的阻抗與源端內(nèi)阻及終端負(fù)載阻抗嚴(yán)格一致,從而消除由阻抗不連續(xù)引起的信號(hào)反射與駐波,保證信號(hào)完整性,而不僅僅是為了功率傳輸。